多人抢答器电路时序电路设计与制作 第3页
所谓异步方式,是指只要有复位或置位信号,无须时钟信号配合,就能实现相应功能。正常工作时,应使复位端和置位端处于无效状态。
2.3.5基本RS触发器的电路结构
由两个与非门的输入和输出交叉耦合组成的基本RS触发器如图1.1(a)所示,图(b)为其逻辑符号。
图(a) 逻辑连接图 图(b)逻辑符合
图 2.3.5 基本RS触发器电路结构
和 为信号输入端,它们上面的非号表示低电平有效,在逻辑符号中用小圆圈表示.Q和 为输出端,在触发器处于稳定状态时,它们的输出状态相反。
下面根据与非门的逻辑功能讨论基本RS触发器的工作原理。
(1)当 =0、 =1时,触发器置0。因 =0,G2输出 =1,这时G1输入都为高电平1,输出Q=0,触发器被置0。使触发器处于0状态的输入端/RD称为置0端,也称复位端,低电平有效。
(2)当 =1、 =0时,触发器置1。因 =0,G1输出Q=1,这时G2输入都为高电平1,输出 =0,触发器被置1。使触发器处于1状态的输入端 称为置1端,也称为置位端,也是低电平有效。
(3)当 =1、 =1时,触发器保持原状态不变。如触发器处于Q=0、/Q=1的0状态时,则Q=0反馈到G2的输入端,G2因输入有低电平0,输出 =1; =1又反馈到G1的输入端,G1输入都为高电平1,输出Q=0。电路保持0状态不变。 如触发器原处于Q=1、 =0的1状态时,则电路同样能保持1状态不变。
(4)当 = =0时,触发器状态不定。这时触发器输出Q= =1,这既不是1状态,也不是0状态。而在 和 同时由0变为1时,由于G1和G2电气性能上的差异,其输出状态无法预知,可能是0状态,也可能是1状态。在实际上,这种情况是不允许的。下面介绍两个名词。现态:是指触发器输入信号( 、 端)变化前的状态,用Qn 表示;次态:是指触发器输入信号变化后的状态,用Qn + 1 表示。触发器次态Qn + 1 输入信号和电路原有状态(现态)之间关系的真值表称作特性表。因此,上述基本RS触发器的逻辑功能可用下表所示的特性来表示。
表2.3.6 基本RS触发器特性表
2.4 D触发器的基本特性
2.4.1 D触发器电路结构
D触发器可由JK触发器转换而成,如图2-3-4 (a)所示,只要在JK触发器的K端接一个非门,再接到J端,引出一个控制端D,即可组成D触发器。图2-3-4 (b)为D触发器的逻辑符号。
(a) 逻辑连接图 (b) 逻辑符号
图2.4.1 用JK触发器转换成D触发器
2.4.2 D触发器真值表
D触发器实际上是JK触发器中J≠K条件下的特殊电路。当D=0时Qn+1=0(相当于J=0,K=1时的情况),当D=1时Qn+1=1(相当于J=1,K=0时的情况)。由此得到D触发器的真值表。
D触发器的特性方程是Q=D;图中D=Q/(应该是Q的反),所以Q=D=Q/,从这个状态方程中可以看出每来一个时钟脉冲触发器的状态就翻转一次。所以该电路是实现翻转功能的。特征方程 Qn+1=D
2.4.3 D触发器状态转移图和真值表
D触发器真值表
表2.4.3真值表(a)
Dn Qn+1
0 0
1 1
考虑“清零”和“预置”后的D触发器真值表
表2.4.4 真值表(b)
清零(CLR=1) 预置(PR=1)
无预置(PR=0) 无清零(CLR=0)
DT:=D*/CLR+PR 0 1
DC:=/D*/PR+CLR 1 0
2.5 T触发器的基本特性
2.5.1 T触发器电路结构
与D触发器相似,T触发器也可由JK触发器转换而成,如图2-3-5 (a)所示,只要将JK触发器的J端和K端,直接连接在一起,引出一个控制端T,即可组成T触发器。图2-3-5 (b)为T触发器的逻辑符号。
(a) 逻辑连接图 (b) 逻辑符号
图2.5.1 用JK触发器转换成T触发器
2.5.2 T触发器真值表
T触发器实际上是JK触发器中J=K条件下的特殊电路。当T=0时Qn+1=Qn(相当于J=K=0时的情况),当T=1时 (相当于J=K=1时的情况)。由此得到T触发器的真值表2.5.2:D 0 Qn1
表2.5.1 T触发器真值表2.5.3 T触发器逻辑功能
根据真值表2.5.2可知,T触发器具有“保持”和“翻转”的逻辑功能。因此T触发器又称为可控计数型触发器。
上一页 [1] [2] [3] [4] [5] [6] [7] [8] [9] 下一页
多人抢答器电路时序电路设计与制作 第3页下载如图片无法显示或论文不完整,请联系qq752018766