锁相频率合成器论文 第4页
典型性能品质特性曲线:
图4射频输入电路S参数数据 图7射频输入灵敏度
ADF4193主要是达到GSM基站技术要求、特别是消除对开关式需要的解决它主要工作于基站的快速锁定,利用宽的环路带宽在频率变化的时候,从而在频率锁定之前完成一次精密的环路带宽.扩展环路带宽是由增加充电泵电流完成的改变环路滤波器元件参数包括开关是为了保持充电泵电流变化时的稳定性.精密的的环路带宽要求保证相位噪声和支线技术要求的满足。差动充电泵和环路滤波器集成电路布局技术被用来保证快速击发间隙是因为扩展环路带宽,从而保持在什么时候回路可以被恢复到窄频带宽度模式而进行正常操作。
基准输入部分:
基准输入阶段是如图 20所示. 开关s1和s2是常闭开关,s3是常开的,当断电时,s3闭合,s1和s2是断开的. 这保证了REFIN脚的负载加载是不可能的在断电时.
图20.基准输入阶段
R计算器和倍频器
4位R计算器允许输入基准值频率被划分下至产生基准时钟对于相频检波器(PFD)。计数触发器可以是随意地插入在R计算器后从而进行再一次的二分频. 使用这个选择权另外还有保证脉冲频率分集基准钟有50/50标记-间隔比率的优点。这个比率给定了极限在快速击发间隙时钟之间,并导致PFD基准下降沿的终止和上升沿的触发. 最好这个计数触发器被允许正常操作而不管R分频的大小.如果下降到 REFIN 频率也就是大于120MHZ时它必须起动. 4位R计算器前的任选阳极倍频器被用于低REFIN频率及至20 MHz. 因为拥用这个可编程的选择权,所以基准分频比从0.5到30在REFIN和PFD之间是可能的。
射频输入级
射频输入级是如图 21所示。它后面的一两级的限幅放大器产生CML时钟级信号需要预定标器. 二个预定标器方案是可选的∶一个是4/5另一个是8/⒐如果N分频器大小大于80应选择8 / 9预定标器。
图21.射频输入级
射频N分频器
射频N分频器允许一小数比率在锁相环反馈回路。整数和分数部分的区分是程序设计使用各自的寄存器,如图22所示,描述在下一部分. 从23到255的整数除法比率是容许的,并且插入的三分之一调配处理Σ-Δ调制器部分的大小在整数级之间。
图22.部分的N分频器
INT, FRAC和MOD的关系
INT, FRAC和MOD引脚的作用在于程序设计通过串行接口,使射频输出端频率的产生成为可能,简而言之就是PFD的基准频率的间隔被分开。N分频器意义如以下公式方括号的内部所示,射频压控振荡器频率(RFOUT)由整数部分( INT)和分数部分( FRAC / MOD)组成:
RFOUT = FPFD × [INT + (FRAC/MOD)] (1)
其中RFOUT是外部压控振荡器的输出端频率, FPFD是PFD的基准频率. MOD的大小决定了信道等级所要求的参考频率.其后的INT和FRAC对射频输出端频率的要求可
上一页 [1] [2] [3] [4] [5] [6] [7] [8] [9] 下一页
锁相频率合成器论文 第4页下载如图片无法显示或论文不完整,请联系qq752018766