毕业论文论文范文课程设计实践报告法律论文英语论文教学论文医学论文农学论文艺术论文行政论文管理论文计算机安全
您现在的位置: 毕业论文 >> 论文 >> 正文

锁相频率合成器论文 第6页

更新时间:2010-3-21:  来源:毕业论文
锁相频率合成器论文 第6页
FRAC/INT寄存器(R0)                         图29
R0、INT/FRAC寄存器、被用来合成器输出端频率. 在后面的PFD循环、随着给R0写入、N分频器部分进行整形用INT和FRAC的初值大小、锁相环自动地进入快速锁定方式;充电泵电流是增加到它的最大值并且保持这个大小直到ICP断开时间结束,并且开关sw1、sw2和sw3闭合直到sw1/2和sw3断开时间结束.
一旦全部寄存器已经计划在某期间(见表8)、所有这些要求其后编制程序是写入R0。然而、如设计部分所描写、程序寄存器装置R1和R2在接通基本信道时是需要的。这个设置是双缓冲器由R0写入。这就是指当信息是负荷通过串行接口分别接通各自R1和R2写循环数、则合成器不是整形对他们的信息直到写入接下来的寄存器R0。
控制位
三个LSBs,C3、C2和C1应各自设置为0, 0, 0, INT / FRAC寄存器应选择R0。
储备位
DB23是必须预置为0。
8位INT大小
这个八位设置INT的大小、决定了反馈区域整数部分因素.全部整数大小从23到255是允许的.可参考工作例子部分。
12位FRAC大小
12位FRAC设置了分数的分子也就是输入到Σ-Δ调制器。随着INT一起、规定了新的频段以致该合成器接通、如工作例子一节所示。FRAC大小从0到MOD - 1覆盖了一频带等于PFD基准频率的信道.MOD/R寄存器(R1)                           图30
这个寄存器用来设置PFD基准频率和频道步长、它由PFD频率除以分数的基本单位决定。记录那个MOD、R计算器、REF/2、CP校正和倍频器启动位是双缓冲器。它们不起作用直到接下来的R0(FRAC / INT寄存器)完成之前。
控制位
MOD/ R寄存器( R1)设置C3, C2和C1为0,0, 1.
CP校正
当这一位被设置为1时、充电泵电流从它的额定值向上25%在写给接下来的R0时. 当这位被设置为0时、充电泵电流保持在它的额定值在写入R0时。可参考设计部分以获取更多的信息关于这个使用特征.
REF/2
设置这一位为1嵌入一除以2计数触发器在R计数器和PFD间,它扩展了REFIN 输入速率极限。
预备位
预备位DB21必须设置为0。
倍频器操作
设置这一位为1嵌入一倍频器在REFIN 和4位R计数器之间.设置这一位为0当旁路倍频器时。
4位射频R计数器
4位射频R计数器允许REFIN 频率被分开下至产生PFD的基准时钟。全部整数大小从1到15是允许的.看工作例子一节.
12位插入器模量
对一给定的PFD基准频率、分数的模量设置信道等级分辩率在射频输出时。全部整数大小从13到4095是允许的。工作例子和选择MOD值的准则可参考设计一节.
相位寄存器(R2)                         图31
12位相位
相位字设置Σ-Δ调制器的值. 它可编程0到MOD的任何整数值. 当相位字是清除的从0到MOD, VCO的相位输出在360°/ MOD等级扫描360°范围内.
记录相位位是双缓冲器。它们不起作用直到接下来写给R0的LE时( FRAC / INT寄存器)。因此如果要改变压控振荡器的输出频率相位,必须重写INT和FRAC大小到R0、接着写入R2。
部分的N锁相环输出能够设置MOD的任何一可能的相位偏移对基准而言、在那里报MOD是分数的模量。如果希望保持输出一样相位偏移对于基准而言、每次输出的频率是计划的、那么在写给R0的间隔必须是MOD参考周期的整数倍数。
如果希望保持ADF4193的两输出相位相干而不必要与公共基准、则就要求保证写给R0的两集成电路块是实行一样的参考周期. 在写入R0的间隔这种情况不需要MOD周期数的整数倍数。
预置位
预置位DB15应设置为0。
函数寄存器(R3)                          图32
R3函数寄存器(控制位0、1、1)只须在初始化序列时设置(表8)。
CPO地
当CPO地是低电平、充电泵输出是内部接地。这是环路滤波器电容器从初始化序列到放电。对于正常操作这位应置于高电平。
PFD极性这一位将应设置为1对阳极性,设置为0对负极性。
预置位
预置位DB15到DB6应设置十辣进制密码007,并且预置位DB4应设置为1。
充电泵寄存器(R4)                                图33
预置位
DB23到DB14位是预置并且应设置十辣进制密码001以适合正常操作。
9位断开时间计数器
这些位被用来计划快速锁定断开时间计数器。计数器的时钟脉冲是四分之一PFD基准频率,因此它们的时间延迟比例与PFD频率可参照下列等式:延迟(s)=(断开时间对应大小×4)/(PFD频率)
举个例子:、如果35计时器选择(00)与13 MHzPFD,那么sw1/sw2将开关在(35 × 4)/13 MHz = 10.8 μs后。
计时器选择
这个二地址位选择断开时间与设计相反。记录下ADF4193的设置四个断开时间计数器的准确地要求,因此四个写入寄存器要求初始化序列。表6给出一60 kHz末级带宽GSM发送合成器,参考应用部分此处不再叙述。
表6.推荐GSM发送本地振荡器的参数
在每次写入R0时、所有的四个断开时间计数器起动。开关SW3闭合直到SW3计数器中断。同样地开关sw1/sw2闭合直到sw1/sw2计数器中断。当ICP计数器中断时、充电泵电流是锯齿形向下从64×到1×在辣位二进制等级。最好是sw1

上一页  [1] [2] [3] [4] [5] [6] [7] [8] [9] 下一页

锁相频率合成器论文 第6页下载如图片无法显示或论文不完整,请联系qq752018766
设为首页 | 联系站长 | 友情链接 | 网站地图 |

copyright©751com.cn 辣文论文网 严禁转载
如果本毕业论文网损害了您的利益或者侵犯了您的权利,请及时联系,我们一定会及时改正。