数字正交上变频器设计 第9页
串行端口输入AD9856寄存器包含AD8320/AD8321数据
AD9856输入到AD8320/AD8321和数据源一致该增益控制寄存器与该流速分布线相联系每当任何AD9856增益控制寄存器是不断改进。该用户数字输出不必输入到AD9856在一些特别的程序或涉及周期。如果AD9856是当前输入AD8320/AD8321在一四个AD9856增益控制寄存器地址的时候,该AD9856立即终止该AD8320/AD8321写入程序(不断改进该AD8320/AD8321)和开始一新的AD8320/AD8321写入程序。
图形50.程控式激励放大器输出控制连接电路定时
了解并使用PIN-SELECTABLE调制器的截面分布
AD9856正交数字上变频器能够存储四个脉冲数字调制要求截面分布如下:
*输出频率-32 位
*插入率-6位
*频谱转化状态- 1 位
*支路第三的半带通滤波器-1位
*控制AD8320/AD8321 - 8 位
输出频率
这些特征由四个8位字组成输入四个寄存器地址为了32位内部频率形态(FTW)每个截面分布。最低的寄存器地址相当于8位字低位有效的8位字。增长编址表示越来越有效的 8位字。输出频率公式为∶fOUT = ( FTW×SYSCLK) / 232。
插入比率
提供插入值从2到63由6位字组成表示。插入进程使用向上抽样或并联输入端数据率使它刚好匹配DDS采样速度(sysclk)。这就表示系统时钟必须是一准确倍数的符号率。这里的6位字表示八位的编址配给6MSBs。这剩余两位组包含频谱的转化状态位和半频带支路位。
频谱转化
当在逻辑0省略或正相输出时从混频器发给后面一位的阶段。因为逻辑1这反相输出被发给以后的阶段。正相输出描述为I Cos (ωt) Q×Sin (ωt). 反相输出描述为 I×Cos (ωt) +Q×Sin (ωt)。当插入率以前描述的位在相同的编址位于接近LSB。
支路的第三个半带通滤波器
一个单一位位于LSB位置同样编址篡改比率。当这些位是逻辑0时,第三个半带通滤波器是适用接合和它固有插入2×篡改比率。当这些位是逻辑1时,这第三个半带通滤波器是旁路的和这2×插入比率是求反的。这些允许用户输入较高的数据率比率可能是过高对于这最低插入比率,如果全部三个半带通滤波器和它们的固有2×插入比率一致。这结果将使插入比率从8×减少到4×。
AD8320/AD8321增益控制。一8位字控制AD8320/AD8321增益可编程序增益放大器连接到AD9856和3位SPI接口总线一致。增益范围来自于10分贝(00hex)到+26分贝(FFhex)。增益是线性的在V/V/LSB和遵循公式AV=0.316+0.077×标准,标准是这十进制相等的这8位增益字。
截面分布选择
在截面分布已经适当输入寄存器以后,用户可以选择哪些截面分布以二输入端门插脚方式使用二输入端门插脚∶PS0和PS1,插脚45和46。目录9技术示范截面分布挑选。
目录⒐截面分布选择矩阵4
除在单一的特性方式外,在变化从一个截面分布到另一个回复认定TxENABLE之前,用户最好中止这TxENABLE功能由这引脚产生。这些保证那个任何由寄存器数据传送引起的间断性传输上升或下降沿。此外,改变插入率可以建立一个不能恢复的数字溢出状态使电流脉冲的中断传输复位和重装程序被完成。
功耗度
大多数AD9856功耗来自数字交换电流器。同样地,功耗是取决于高度集成电路块结构。主要的来源触发器电流是设备的最大时钟频率的作用,但是其他的因素也可以起重要的作用。比如CIC插入率,而且第三个半带通滤波器和反相的SINC滤波器是有源的,设备的功耗可能产生偏差。
用户重要的是考虑关于优化功耗的性能等因素。例如:用双行线实现6MS/s和AD9856一致的传输率。第一个方法我们192 MHz的fMAX;另一个方法我们一144 MHz的fMAX,无论哪个都能降低将近25%的功耗。
关于第一个方法,输入数据必须是外部地4×上抽样。AD9856必须是设置关于三个CIC插入率在旁路的这第三个半带通滤波器。产生24兆赫的I/Q输入样值比率是从8MHz到192 MHz公因子中提取更多的上抽样。
第二种方法需要一144兆赫fMAX,具有外部2×upsampled输入数据。AD9856设置CIC插入比率/3当旁路第三二分之一带通滤波器。输入I/Q采样速度是12 MHz,更多的upsampled是12 MHz到144 MHz。
脉冲应用和相对长的nonbursting周期一致,睡眠位具有节约电源的用途。当在静止状态时,功率消耗低于6mW。考虑到必须处于唤醒周期,通常为400μs到750μs范围。在应用时由于唤醒周期不能使用这睡眠位,用迭代法减少电源的损耗当不发射时。由于写旁路refclk乘数位是有源的,电源减少了将近为refclk倍数。例如:如果唯一的外部参考时钟脉冲是 16 MHz并且refclk放大器被用来10×,则全部时钟脉冲分开向下 1/10当refclk放大器是旁路。这些实际上按比例缩小了功耗将近10倍。在这种情况下,refclk放大器和数模转换器都可使用相对少的电源保持满载功率。refclk乘法器电路是接到16兆赫外部基准时钟上,但是它的输出驱动一微小的负载。因此,有一点功耗。当refclk放大器恢复活动时,采集时间是短的。在这些减小功率的方法中,refclk乘数越大,节电量越大。
A D9856操作指定在+3.0 V±5%。设备的热阻抗在 48 - LQFP塑料封装时是 38°c/W。在200兆赫操作时,功耗是1.5 W。这允许操作在工业的温度范围没有超过150°C极限结区温度。为了实现这些引用热阻抗,电源和地的插脚必须是焊接下至一多层印制电路板具有良好接地并且包装插脚直接地铜平面。
在最坏条件下,也就是说电源供给在2.85 V和周围温度为85°c,设备操作在200兆赫时保持单一的特性方式唯一。因为调制方式在200兆赫,85°c操作,最小功率电源电压应达到3.0 V。
AD9856评定板
一评定板可以用来对AD9856正交数字式的上变频器来进行系统分析。AD9856印刷电路板(PCB)包含AD9856设备和窗口软件并且这设备是控制PC的打印机端口。数模转换器输出提供一插孔关于光谱分析。AD9856/PCB提供单个65兆赫末端,5Ω,低通滤波器在数模转换器的输出。
用户也可以实现AD8320/AD8321程序mable驱动放大在AD9856/PCB评定板上。AD8320/AD8321增益是程序设计通过AD9856经由菜单控制的控制软件。
技术支持
也可以申请帮助关于AD9856和AD9856/PCB评定板。请呼叫1-800-analogd或访问
www.751com.cn。
总电路图图形51. AD9856/PCB鉴定板有关电的电路图图形52. PCB版布局按照四层AD9856 PCB鉴定板层1(顶端)信号通路和接地层
图形53. PCB布局按照四层AD9856 PCB鉴定板层2接地层
图形54. PCB布局按照四层AD9856 PCB鉴定板层3被测器件+V、+5V和12V电源层
图形55. PCB布局按照四层AD9856 PCB鉴定板层4(底部)信号通路
图形56:基本实现AD9856数字调制器和AD8320/AD8321可编程功率放大器在5MHz到65 MHz HFC来回路径应用
图形57.等效的I/O电路
封装尺寸
适应于JEDEC规格MS- 026BBC
图形58. 48引线薄断面的四线扁平封装[LQFP](ST-48)尺寸显示英寸毫米
Model Temperature Range Package Description Package OptionAD9856AST
AD9856/PCB -40°C to +85°C 48-Lead Low Profile Quad Flat Package[LQFP]
Evalration Board ST-48
上一页 [1] [2] [3] [4] [5] [6] [7] [8] [9]
数字正交上变频器设计 第9页下载如图片无法显示或论文不完整,请联系qq752018766