VCMOS直接数字合成器设计 第6页
7.控制寄存器控制描述
控制功能寄存器1(CFR1)
CFR2被用来控制AD9951的各种功能、特性及工作模式。每位的功能将在下面进行详细说明。CFR1<31:27>∶闲置。
CFR1<26>∶振幅缓冲负载调节控制
CFR1<26> = 0(缺省)。由于I/O更新输入信号,所以该振幅缓变率计时器调幅负荷在超时(计时器= = 1)不负荷。
CFR1<26> = 1。振幅缓变率计时器调幅负荷在超时(计时器= = 1)或在I / O更新输入信号的时候。
CFR1<25>∶外形振幅键控启动控制
CFR1<25> = 0(缺省)。外形振幅键控调幅支路。
CFR1<25> = 1.外形振幅键控调幅启动。当启动时、CFR1<24>控制该运行方式适合于这些功能。
CFR1<24>∶自动的外部振幅键控启动控制(唯一的正当的当 CFR1<25>调幅高电平有效)时
CFR1<24> = 0(缺省)。当 CFR1<25>有源调幅时、逻辑导通CFR1<24>启动该手控的外部振幅键控运算分析。各振幅模型发送给DAC乘以该振幅标度因子。
看该外部振幅键控二次发射控制适合于详情。
CFR1<24> = 1.当 CFR1<25>有源调幅时,逻辑1导通CFR1<24>启动该自动的外部振幅键控器。触发器OSK引脚高处将使该输出数量锯齿形向上从零按该振幅标度因子规定以阻止资源通过该振幅缓变率的速度。触发器OSK管脚将引起该输出到锯齿形向下从该振幅标度因子想要零比例尺在该振幅缓变率。看该外形振幅键控截面适合于细节。
CFR1<23>∶自动同步启动控制
当CFR1<23> = 0(缺省)时。AD9951自动同步并联调幅特征停止。
当CFR1<23> = 1时. AD9951自动同步有源调幅特征的方式。该装置将同时发生它的内部同步在(SYNC_CLK)定位到信号之前转送SYNC_IN输入时钟脉冲。AD9951同时并联发生截面适合于细节。
CFR1<22>∶AD9951软件手控同步并联
当CFR1<22> = 0(缺省)时。该手控同步调幅特征停止。
当CFR1<22> = 1时.手控的。该SYNC_CLK上升沿被一个SYNC_CLK 周期和控制调幅推进。为了推进该上升沿并联定时,这个控制需要进行调整。AD9951在同时发生并联二次发射控制适合于细节。
CFR1<21:14>∶闲置。
CFR1<13>∶自动清除相位累加位。
当CFR1<13> = 0(缺省)时,一个新的频率调节字将加到相位累加器的输入,并且附加在当前存储值上。
当CFR1<13> = 1时.这个位将自动同步清除(装入0)相位累加器。
CFR1<12>∶正弦/余弦选择位
当CFR1<12> = 0(默认)时。角振幅转换逻辑使用余弦函数。
当CFR1<12> = 1时.角振幅转换逻辑使用正弦函数。
CFR1<11>∶闲置。
CFR1<10>∶清理相位累加器位。
当CFR1<10> = 0(缺省)时。该阶段累加器正常作用。
当CFR1<10> = 1时.相位累加器被同步清除,并持续清除,直到周期结束。
CFR1<9>∶SDIO仅作为输入。
当CFR1<9> = 0(默认)时。SDIO引脚双向运行(两线串行编程模式)。
当CFR1<9> = 1时.串行数据I / O引脚(SDIO)被设置为只作为输入引脚(三线串行编程模式)。
CFR1<8>∶最低有效位(LSB first)(只有当I/O端口被设置为串行端口时,此位才有效)。
当CFR1<8> = 0(默认)时。最高有效位(MSB first)格式被激活。
当CFR1<8> = 1时.最低有效位(LSB)格式被激活。
CFR1<7>∶数字断电控制
当CFR1<7> = 0(缺省)时。全数字化功能和时钟脉冲被激活。
当CFR1<7> = 1时.全部的非I/O数字功能调幅停止、降下该电源重要地。
CFR1<6>∶闲置。
CFR1<5>∶数模转换器断电控制
当CFR1<5> = 0(缺省)时。该DAC调幅启动适合于operation。
当CFR1<5> = 1时.该DAC调幅无效且处于接通的最低功率消耗状态。
CFR1<4>∶时钟输入断电控制
当CFR1<4> = 0(缺省)时。该时钟输入电路调幅启动适合于operation。
当CFR1<4> = 1时.该时钟输入电路调幅无效且该装置接通它的最低的功率耗散状态。
CFR1<1> = 1.该SYNC_CLK管脚假定静态逻辑0状态到噪音产生留在该数字式电路系统, 然而,该同步电路保持有源的(在内)到保持电位电极系定时。
CFR1<0>∶闲置,在 0时启程
控制功能寄存器2(CFR2)
CFR2被用来控制AD9951的各种功能、特性及工作模式。每位的功能将在下面进行详细说明。寄存器位是根据它们的启始的,最高有效位的串行寄存器位存储单元来确定。
CFR2<23:12>∶闲置。
CFR2<11>∶高速的同步启动控制
当CFR2<11> = 0(缺省)时。该高速的同步放大停止。
当CFR2<11> = 1时.该高速的同步放大已接通。除50 MHz外,应用该自动同步特征适合于SYNC_CLK输入,应该安置(200 MSPS SYSCLK)控制。AD9951在同时发生并联截面适合于细节。
CFR2<10>∶硬件手控的同步启动控制
当FR2<10> = 0(缺省)时。该硬件手控的同步功能停止了。
当CFR2<10> = 1时.该硬件手控的同步功能调幅启动。在控制调幅安置的时候、上升沿导通该SYNC_IN引脚将使该装置推进SYNC_CLK上升沿通过一个REFCLK 周期。不同的软件手控的同步启动控制、控制做非自我清理。一旦硬件手控的同步方式调幅启动、它将开始启动直到这个控制结束。AD9951同时发生在并联截面适合于细节。
CFR2<9>∶晶体管外面的启动控制
当CFR2<9> = 0(缺省)时。该晶体管外面的管脚调幅停止的。
当CFR2<9> = 1时.该晶体管外面的引脚被激活。当晶体振荡器电路输出被激活,驱动该结晶外面的引脚、可以连通其他的装置到提出参考ence频率。该振荡器将适用结晶在 20 MHz至 30 MHz之间。
CFR2<8>∶闲置。
CFR2<7:3>∶基准钟放大器控制位
这个5位字节控制该放大器大小在放大器(锁相环)区上时钟脉冲无法达到。正当的大小调幅十进制4到20(0x04到0x14)。大小进入超过范围这个范围将支路放在放大器的时钟脉冲上。看该锁相环路(锁相环)截面适合于细节。
CFR2<2>∶压控振荡器距离调整控制
这个控制用来控制该距离装定导通该压控振荡器。当 CFR2<2> = = 0(默认)时,该压控振荡器从事100 MHz到250 MHz。当 CFR2<2> = = 1时,该压控振荡器从事从250 MHz到400 MHz。
CFR2<1:0>∶充电泵电流控制位
用来控制充电泵电流运行。默认设置CFR2<1:0>,安置充电泵电流到该缺省值的75μA。分别控制增加(01、10、11),25μA的电流被增加给充电泵电流∶100μA、125μA,和 150μA。
8.其他的寄存器描述
振幅标度因子(ASF)
ASF寄存器存储2位自动缓冲感光速度和14 位振幅标度因子用于输出模型键(OSK)。在自动OSK、ASF <15:14>说明OSK程序块的振幅作为增值或衰减量。ASF<13:0>工具极限大小可完成由OSK固有的乘积放大倍数。在人工的OSK方式中ASF<15:14>没有影响。ASF <13:0>提供输出比例系数。如果OSK启动结束,CFR1<25> = 0,这个寄存器对装置没有影响。
振幅缓冲(ARR)
ARR寄存器存储8位振幅缓变率被用于自动OSK方式。这个寄存器程序振幅比例系数的增值或衰减量的估计有多少。如果OSK用于手控方式,那么OSK启动结束后,这个寄存器对装置没有影响。
频率调节字0(FTW0)
频率代码是一个32位控制寄存器,增长率在累加器DDS核心。它的具体作用取决于装置运行方式。
相位偏移字(POW)
相位偏移字是一个14位寄存器,存储一个相位偏移大小。这个偏移量被增加给相位输出,累加器累加偏移量输出信号的电流相位。相位偏移是由下面的公式计算∶
Φ=(POW/214)×360°
5.3工作模式
单音模式(Single-Tone Mode )
在单音模式时,DDS用于单个代码。无论FTW0大小保存在提供给相位累加器。这个大小充其量不过是手控地变量,在记录以前完成一组新数值到FTW0且发送给I / O。通过相位偏移寄存器进行相位调整。
5.4AD9951编程
相位偏移控制
14 位相位偏移(θ)可能被加到相位的输出功率用控制寄存器的方式进行累加。这个特点给用户提供了二种不同的方法进行相位调整。
一个方法是静止相位调整,用固定相偏移量存入相位偏移寄存器且保持不变。导致输出信号相互抵消与标准信号有关。提供相位使DDS输出功率与一些外部信号相匹配。
一种方法是相位调整是哪里,哪里就有规律地更改相位偏移寄存器,由I / O端口输出。由适当地变换相位偏移作为时间函数,用户可以实现调相的输出信号,然而I / O端口和频率在SYSCLK极限确定调相范围。
AD9951考虑程序控制的连续性,相位的累加器和明确且自动输出零函数。各种特点是经由控制CFR1位得到的。CFR1<13>可自动清除相位累加器位. CFR1<10>明确相位累加器和保持其大小为零。
连续清除位
连续清除位只不过是静态控制信号,那时高电平有效,保持相位累加器在零点,适合于整体有源的定时。当电流太低、不起作用时,相位累加器使它起作用。
清除和输出功能
当安置时,自动清除相位累加器且在I / O不断改进。自动清除功能适合于后来的I / O不断改进直到适当的自动清除控制结束。
模型振幅键控
AD9951模型振幅键控功能提供用户控制上沿触发和间歇期的开关输出DAC。这些功能用于突发转移任务的数据减少失真频谱的影响,突变的脉冲基准线。信息系统支持自动和手控的模型振幅键控方式。自动方式产生线性比例系数以阻止资源由振幅缓变率(ARR)被外部管脚(OSK)控制的寄存器速度。手控方式提供用户直接地控制输出幅度由记录比例系数大小乘振幅比例系数(ASF)寄存器。
模型振幅键控功能可能是支路(禁止)由清除OSK启动结束(CFR1<25> = 0)。
此方式被2位控制函数寄存器(CFR)控制。CFR1<25>由模型振幅键控启动位。当 CFR1<25>安置时,输出功率标度函数有启动CFR1<25>支路的功能。CFR1<24>是固有的模型振幅键控有源位。当 CFR1<24>安置时,固有的模型振幅键控方式是有源的;CFR1<24>结束,外部模型振幅键控方式是有源的。CFR1<24>不管模型振幅键控启动位(CFR1<25>)是否结束。减低动力消耗情况是模型振幅键控禁止(CFR1<25> = 0)。图18表示OSK的方框图电路。
自动模型振幅键控方式
CFR1<25>和 CFR1<24>调整时,自动模型振幅键控方式是有源的。当自动模型振幅键控方式启动时,单个比例系数在内产生乘法器输入适合于DDS计数输出功率(参见图18)。比例系数是14位输出计算器,上升/下降值以决定8位输出缓冲寄存器的速度。如果比例系数不变,OSK引脚是高电平,反之OSK引脚是低电平。比例系数的大小由DDS输出0(十进制)和0x3FFF mul - tiplies DDS输出16383(十进制)决定。
因为用户使用的振幅(14 位)必须有快速的缓变率,内部产生的比例系数长度是经由ASF<15:14> 位控制。表6描述了上升/下降的大小,内部产生比例系数通过ASF<15:14> 位。
特殊功能部件的这个方式是极限输出幅度提供包含于振幅比例因子寄存器极限。为用户提供的特征值小于满刻度。
表6.自动比例系数固有的长度
ASF<15:14>(二进位的) 大小
00 1
01 2
10 4
11 8
OSK缓冲计数器
上一页 [1] [2] [3] [4] [5] [6] [7] [8] 下一页
VCMOS直接数字合成器设计 第6页下载如图片无法显示或论文不完整,请联系qq752018766