begin
o=1;
end
else
begin
o=0;
end
end
endmodule
具体生成模块如图3-4所示,add_13模块的输出sum[12..0]是用来控制相位累加器模块sin_room的地址,其输入ina[9..0]是用来控制输出正弦波信号频率的,不同的ina[9..0],相位累加器每次累加的值不同,输出频率也就不同。 基于FPGA的信号发生器设计(6):http://www.751com.cn/tongxin/lunwen_7039.html
围绕数字测频算法展开的,介绍了各种目前比较主流的数字测频...
介绍了在传统视频编码标准HEVC(High Efficiency Video Coding)基础上...
利用软件Rsoft和OptiFDTD对不同材料的光子晶体建模、仿真,得到带...
研究一种基于随机解调结构的AIC系统,并以雷达信号为例,对该...
研究基于视频图像的输液速度实时监测。应用 MATLAB 工具对输 液...
介绍了低噪声放大器的设计原理,参数指标,以及在 ADS 软件环...