1.2 设计要求
通过毕业设计,让学生掌握软件无线电的基此概念,掌握51微处理器的基此原理,掌握利用微处理器和收音机组成数字调谐收音机的基此方法,掌握微处理器经常让用接口电路的设计方法,掌握微处理器C语言程序设计的基此方法。具体要求如下:
1.查阅51微处理器和数字调谐收音机的芯片的相关文献资料,完成文献综述。要求综合15篇文献,符合文献综合撰写规范。
2.完成开题报告。要求符合开题报告撰写规范;
3.按数字调谐收音机的技术要求,选择方案,要求阐述方案工作原理;
4.按课题技术要求设计数字调谐收音机的硬件电路和相关的软件程序。要求对硬件电路和相关软件程序加以必要说明;
5.通过微处理器驱动数字调谐收音机模块,能够在键盘控制下,任意选择波段、频率,能够存储指定电台的频率,能够通过LCD进行工作模式显示,按技术要求验证系统设计的正确性;
6.撰写毕业设计(论文)说明书。要求符合毕业设计(论文)说明书撰写规范。
第2章 方案选择及硬件电路设计
2.1 系统方案设计指标
设计要求如下:(1)接收FM信号的频率范围为87-108MHz。(2)调制信号的频率范围为±0.1MHz。(3)假如按住频率上调键,的收音机就往上搜索电台,假如常按住2秒钟,的收音机就自动搜索电台,按频率下调键实现频率下调搜索电台。(4)在开的收音机的模式下,当搜索到一个电台后,按保存/读取键,就会保存当前的收音机的电台。总共能够保存10个的收音机电台。(5)在开的收音机的模式下,能够通过音量调节键,对音量进行上/下调节。
2.2 系统组成
如图2-1所示,收音机硬件由751大模块组成。图中微处理器对按键进行扫描,判断是否有键按下,假如按键对的收音机的控制,进行对收音机的读写控制,假如是对音量控制,则对FM62429进行控制。图中FM62429主要是对音量的衰竭作用,来控制收音机出来的音量的大小。从FM62429出来的音量再通过外围电路进行音频功率的放大。显示模块选用LCD1602,开的收音机的时候用来显示的收音机的频率。
图2-1 硬件系统框图
2.3 微处理器选择--AT89C52微控制模块
随着微处理器档次的不要断提高,功能的不断完善,其本身使用日趋成熟、使用领域日趋广泛,特别是工业测控、尖端武器和日常家用电器等等领域更是因为有了微处理器而生辉增色,没有少设备、仪器已经把微处理器作为核心部分。微处理器使用技术已经成为一项新的工程使用技术。[6]尤其本身是Intel公司生产的MCS-51系列微处理器,由于其本身具有集成度高、处理功能强、可靠性高、系统结构简单、价格低廉等等优点,在我国获得了广泛的使用,在智能仪器仪表机电一体化等等方面取得了令人瞩目的成果。现在微处理器能够说是百花齐放,百家争鸣,世界上各大芯片制造公司都推出了自己的微处理器,从8位,16位,到32位,数没有胜数,应有尽有由于主流C51兼容的,也有没有兼容的,但他们各具特色,互成互补,为微处理器的使用提供了广泛的天地。在高节奏发展的现代社会,以微处理器技术为核心的数字钟越来越彰显出它的重要性。
数字调谐收音机的设计方案,需求对微处理器进行选择,对于一款性能较好的微处理器,就会给设计的系统带来很好的功能,此文选用AT89C52,这是一款功能比较强大的微处理器,具有很强的技术特色。[7]AT89C52共有4个(P0、P1、P2、P3口)8位同时行I/O端口,共32个引脚。P0口双向I/O口,用于分时传送低8位地址和8位数据信号;P1、P2、P3口均为准双向I/O口;其本身中P2口还用于传送高8位地址信号;P3口每一引脚还具有特殊功能,用于特殊信号的输入输出和控制信号;内部有两个16位可编程定时器/计数器T0、T1。最大计数值为216-1。工作方式和定时器或计数器的选择由指令来确定;中断系统允许接受5个独立的中断源,即两个外部中断,两个定时器/计数器中断以及一个串行口中断。 AT89C51单片机的数字式调谐收音机设计(2):http://www.751com.cn/tongxin/lunwen_7089.html