毕业论文

打赏
当前位置: 毕业论文 > 自动化 >

VHDL全自动智能洗衣机控制器的设计与仿真(2)

时间:2018-03-29 09:29来源:毕业论文
3.4.3 引脚分配 25 4 结果验证 28 4.1 仿真 28 4.1.1 仿真简介 28 4.1.2 仿真结果 28 4.2 联机操作 30 4.2.1 机箱指示灯及按键说明 30 4.2.2 联机运行过程说明 32 5 总结与


3.4.3   引脚分配    25
4 结果验证    28
4.1  仿真    28
4.1.1   仿真简介    28
4.1.2   仿真结果    28
4.2    联机操作    30
4.2.1   机箱指示灯及按键说明    30
4.2.2   联机运行过程说明    32
5 总结与展望    41
致谢    42
参考文献    44
附录    45
1    绪论
    大学四年的学习生涯即将结束,毕业设计作为检验我们在大学里整体学习的成果,不仅更贴近实际的应用,更是对我们学生自己的学习技能进行一次质的提高和飞跃。当今世界各行各业的迅猛发展,对学生早已不止在知识性方面有所要求,在技术性方面的掌握与运用也越来越重视,这就要求我们把课本上的学习理论知识合理地应用在现实生活中的实际操作里,尤其是对于我们这个技术性较强的专业更是需要在技术上有所掌握与精进。这是我们在大学毕业前对这四年所学知识技能的一种考察,同时在某种意义上它更是一种成长。
1.1    研究背景
随着21世纪信息科技的迅猛开展,上至国家发展,下至普通百姓的生活均不能离开信息科技的支持。如今各家各户的家庭生活更是不能脱离信息化技术在实际生活和管理方面的支持与运用。家用电器人性化设备管理同样需要经济、便利、可靠、安全、高效、合理的控制与管理,这与每个人的生活质量息息相关,同时也从一个方面反映了这个国家在相应电子电器产品上的开发利用水平。
众所周知,家用电器操作界面是企业营销产品的重要技术基础,是产品对使用者而言最直观的反映与体现,这对于企业提升他们产品的竞争力而言是一个极其重要关键的因素,这同时也是诸多生产开发型企业赖以文系生存和提升公司发展的重要一环。随着市场经济的逐步发展,相关家电企业的操作界面管理机制也发生着巨大的变革,它作为对消费者而言十分重要的一个点,越来越引起广大家用电器企业的重视。而企业如何对相关的设备进行完善成熟的研发与管理也将成为他能否在日渐激烈且趋于饱和的市场竞争中占得一席之位的重中之重。所以在组织企业生产开发产品的过程之中,必须将相关的开发与管理放在最首要的位置上去比对考虑。
本论文的研究是全自动智能洗衣机系统(过程控制系统)的设计与实现,是面向电器类企业的产品运用信息可视化系统。本系统的核心思想主要是从优化利用相关资源的角度出发,将设备的可利用率进一步提升并同时节省企业相关运行文护的各项成本、而且把目标集中在如何提高消费者的使用率与满意度上,高效合适地安排对应的开发计划以及一些资源的整合与配置。并完成相关家用电器中整个全自动洗衣机各个模拟过程的控制管理及各个过程对应的状态管理:加水、洗涤、脱水、甩干等各个过程,实现对洗衣机系统的信息化管理,实现方便、快捷、省时、省力的控制模式及相关信息,达到非人为控制的前提下完成整个洗衣过程的模拟实现。在这一过程中企业的收益将通过提升相关设备的可利用率来实现增收,同时将相关资源优化从而降低各种成本,来更好地巩固经济方面的益处,从而提升了企业市场竞争力并将有助于增加市场份额。 总所周知,C语言可以说是目前世界上用途最为广泛的编程语言,Verilog硬件描述语言就是在它的基础之上设计发展出来的。1983年,PhilMoorby成为了它的开创者,并且使当时所在的公司Gateway Design Automation闻名于世。近几十年来,硬件描述语言可谓发展迅猛,至今据不完全统计也已有突破百种硬件描述语言了,虽然一开始它只是一个用于简单编译设计仿真验证的工具,但目前它作为一门专用语言早已被愈来愈多的逻辑电路项目设计者所青睐并且已对设计过程中的仿真、建模、验证、综合等各个方面加以应用。近十年来我们把硬件描述语言逐步地与自动综合相结合。最近,陆陆续续的相关时序分析工具和故障模拟电路等被渐渐地开发出来并被广泛采用,1985年,它的开发者设计的Verilog-XL轰动全球,受到了极大的关注, Verilog HDL也多少因这个原因在短期内得到了很好的推广与应用。1990年,CADENCE推出了Verilog 硬件描述语言,并推动了Verilog 硬件描述语言符合成为IEEE标准的要求,这对整个设计编译起到了极大的积极推进作用。一直到80年代后期Verilog和Verilog HDL也应了大环境的趋势发展,向着标准化的方向改进并最总依次地成功成为了IEEE标准。最近的几年时间里,用综合工具已经可以把相应风格的硬件描述语言模块自行调整到具体的逻辑电路中,这在很大程度上提升了较为复杂的数字逻辑模拟电路系统项目开发设计的效率,在很多电子工业领域十分发达先进的国家中,Verilog硬件描述语言早已经无可替代地成为了开发设计数字逻辑项目相关系统的基础编程语言。Verilog其本身主要是为了复杂的数字逻辑系统的编译仿真设计才开发的,十分适用于较为复杂的相关系统的仿真和综合。全球愈来愈多的编译者致力于学习好这门编程语言,很多高校也开设有很多这门课程。而且据了解,国内的绝大多数以集成逻辑电路开发设计为主营业务的相关公司都采用Verilog来作为基础性开发语言。综上所诉,verilog虽然发展历史不长,但在国内外的使用已十分普及,并也已植入到各大高校的相关专业必修课中,这对工控、电路电子设计、自动化等诸多领域的综合发展都起到了积极关键的推进和帮助。 VHDL全自动智能洗衣机控制器的设计与仿真(2):http://www.751com.cn/zidonghua/lunwen_12070.html
------分隔线----------------------------
推荐内容