相对分辨率是指模拟分辨率与ADC的满量程输入的比值。在这一设计中,要求ADC芯片采用10位的逐次逼近型ADC转换。
3)量化误差
由于选用精度为10位的A/D转换器,所以它的量化精度为 ,假设采样的模拟电压为5V,则该转换器的精度为5mv,即量化的最小间隔为5mv,当电压值不是5mv的倍数时,便会需要舍入运算,从而产生误差。这种误差为量化误差。
2 A/D转换器介绍及原理
2.1 A/D转换器简介:
按 ADC 结构区分,有传统的全并行结构模数转换器(Flash ADCs)、逐次逼
近型模数转换器(Successive Approximation ADCs)、积分型模数转换器( Integrating ADCs),也有近年来新发展起来的流水线型模数转换器(Pipelined ADCs)和过采样 模数转换器(Oversampling ),这些类型的模数转换器各有其优缺点以满足不同的具体应用要求。
流水线结构ADC, 过采样ADC、电流型ADC以及利用了折叠和插值技术的ADC是目前较为先进的模数转换器类型,另外还有将自校准技术与流水线及 型ADC相结合来提高分辨率及线性度的技术。现在,在模数转换器的设计中,尽量将设计的重点由模拟电路部分转向了更易于实现的数字部分,优化了要求较高的模拟器件,比如比较器、高带宽运算放大器,将误差及噪声的消除从模拟域转移到数字域,这在数字技术发展迅速的今天,这种策略性的转移所显示出来的优势是不言而喻的,随着CMOS工艺的快速进步,数字技术会比模拟技术的进步更为显著,数字电路在控制芯片的尺寸及功耗方面都有很大的优势。并且,为了适应数字系统,模数转换器也正朝着SOC (System on Chip)片上系统的方向发展。
逐次逼近型(SAR)是应用非常广泛的模数转换方式,由比较器、数模转换(DAC) 、比较寄存器、时钟发生器及控制逻辑电路组成。一般适合lO bit精度、1MSPS以下转换率;功耗在ADC中处于中等。它采用试探误差技术对输入的模拟信号进行数字编码逼近,即将模拟输入与数模转换器的反馈信号不断进行比较来产生数字输出。一个N位的数字信号的逐次逼近的过程需要N个时钟周期。缺点是当高于12位分辨率时,精度难以达到要求;随着位数的增加,完成一个变换所需要的时钟数越多,变换速度越低;输入的模拟信号在进入模数转换之前需要进行处理,包括增益级和滤波,这些也会增加模数转换器的成本。所以其适用中、低速而分辨率较高的系统。
随着制造工艺和电路设计技术的不断改进,模数转换器的发展非常迅速。就制造工艺而言,CMOS工艺己经成为单片集成领域的主导,虽然目前CMOS速度和精度还不如双极型,但是在集成度、功耗、数据兼容、以及价格上要比双极型模数转换器占有很大的优势。现代很多先进的电子系统中都会要用到高分辨率、高速、低功耗、小面积的模数转换器和数模转换器,以改善数字处理技术的性能,特别是诸如雷达、声纳、高分辨率视频和图像显示、军事和医疗成像、高性能控制器与传动器,以及包括移动电话和基站接收机在内的现代数字通讯系统。
从ADC实现技术上看,模数转换器的分辨率越高需要的转换时间就会越长,转换速度就越低,所以模数转换器的速度和分辨率是相互制约的,在折衷速度和精度两者的基础上还要兼顾功耗、芯片面积及功能等因素,高速高精度、低功耗、小芯片尺寸是现代模数转换器的发展方向。
由于在本次设计中,需要A/D转换器的分辨率为10位,对芯片处理能力要求适中,而考虑到低功耗的问题,所以采用逐次逼近的A/D转换器芯片。
2.2 A/D转换原理概述
模数转换器的作用是把模拟信号转变为数字信号,模数转换器的输入信号是在时间上和幅度上都是连续变换的模拟信号,输出信号则在时间上和幅度上都是离散的,从连续信号到离散信号的转换过程可以被看成为采样和量化的过程。当开始采样时,采样脉冲信号在一系列等间隔的离散时刻打开采样开关,对模拟输入信号v(t)进行采样,于是得到采样信号Vs(t),Vs(t)必须能真实反映V(t)的变化情况,也就是说Vs(t)经过信号还原后能够被复原出Vt)的原始形状,该过程用图2.1来表示。由于V(t)在幅值上是连续的,所以采样得到的Vs(t)在采样周期内的幅值可能是连续幅值上的任一点。
- 上一篇:HFSS新型人工电磁媒质的滤波器的设计与仿真
- 下一篇:毫米波检波器的研究设计+文献综述
-
-
-
-
-
-
-
河岸冲刷和泥沙淤积的监测国内外研究现状
当代大学生慈善意识研究+文献综述
十二层带中心支撑钢结构...
酸性水汽提装置总汽提塔设计+CAD图纸
java+mysql车辆管理系统的设计+源代码
电站锅炉暖风器设计任务书
杂拟谷盗体内共生菌沃尔...
乳业同业并购式全产业链...
中考体育项目与体育教学合理结合的研究
大众媒体对公共政策制定的影响