2.5 QuartusⅡ软件 6
2.6 QuartusⅡ开发系统的特点 6
3 测速方案选择 8
3.1 光电编码器简介 8
3.2 数字测量方法 11
3.3 三种测速方法的精度指标 13
3.4 测速方法的比较和选择 15
3.5 光电耦合器介绍 16
4系统详细设计 17
4.1 详细功能设计 17
4.2 系统层次结构设计 18
4.3 整体模块设计 31
5总结 33
参考文献 34
致谢 36
图清单
图序号 图名称 页码
图3-1 编码器原理图 10
图3-2 M法测速 11
图3-3 T法测速 12
图3-4 M/T法测速 13
图4-1 系统流程框图 17
图4-2 FPGA内部图 17
图4-3 延时电路 18
图4-4 鉴别信号变化原理图 19
图4-5 倍频模块图 19
图4-6 倍频波形图 20
图4-7 鉴向模块图 20
图4-8 鉴向波形仿真图 21
图4-9 倍频鉴向模块 21
图4-10 倍频鉴向波形 21
图4-11 计数器1模块图 22
图4-12 计数器1仿真图 23
图4-13 高频计数器模块 24
图4-14 倍频锁存模块图 24
图4-15 高频锁存模块图 25
图4-16 乘法器原理图 26
图4-17 乘法器模块图 26
图4-18 除法器原理图 27
图4-19 除法器模块图 27
图4-20 译码器模块图 28
图4-21 8进制计数器模块图