菜单
  

    state_reset    out    std_logic    由内核向信号检测器发送的复位信号
    en    out    std_logic    发送给波特率发生器和计数器的使能信号
    reset        out    std_logic    发送给波特率发生器和计数器的使能信号
    count_overflow    in    std_logic    计数器发送的溢出信号
    receive_parallel_data    in    std_logic_vector    移位寄存器发送的已接收并行数据
    mode_send_recv    out    std_logic    工作模式设置信号
    send_parallel_data    out    std_logic_vector    想移位寄存器发送的待发送并行信号
    sel_send_recv        out    std_logic    总线选择器的总线选择控制信号
    data_send        out    std_logic_vector    向总线选择器发送的待发送并行数据
    data_receive    out    std_logic_vector    向总线选择器发送的已接收并行数据
    parity    in    std_logic    总线选择器计算出的校验位
    reset_cpu        in    std_logic    处理器发送的复位信号
    send_prepare    in    std_logic    处理器发送的发送过程启动信号(正脉冲)
    send_bus        in    std_logic_vector    处理器发送待发送并行数据的总线
    send_over        in    std_logic    向处理器发送的发送完毕提示信号
    receive_over    out    std_logic    向处理器发送的接收完毕提示信号
    receive_bus    out    std_logic_vector    向处理器发送已接收并行数据的总线
    receive_error    out    std_logic    向处理器发送接收正确与否的判断信号
    表3.1
    内核作为一个有限状态机来设计,其状态图如图3.1:
    图3.1  UART内核状态图
    3.2  移位寄存器—计数器
    该模块是本设计的两个核心模块之一,该模块包含移位寄存器和计数器两个模块。
    设计实体为 shiftRegiter_counter 源文件为“shiftRegiter_counter.vhd”。
    其端口列表如表3.2:
    名称    模式    类型    说明
    RxD    in    std_logic    串行输入信号
    clk    in    std_logic    时钟信号,同波特率频率,占空比50%
    incidator    in    std_logic    时钟信号,同波特率频率,占空比0.5%
    en    in    std_logic    由内核发送的使能信号
    reset    in    std_logic    由内核发送的复位信号
    mode_send_recv    in    std_logic    由内核发送,选择接收或发送模式
    TxD    out    std_logic    串行输出信号
    count_overflow    out    std_logic    由计数器向内核发送的溢出信号
    in_parallel_data    in    std_logic_vector    发送模式时接收9位并行数据
  1. 上一篇:基于FPGA的以太网接口设计+文献综述
  2. 下一篇:MIMO雷达正交波形编码设计+文献综述
  1. 超大规模集成电路中软模块的布局

  2. 光电系统近似模型研究

  3. PID控制在非线性时延离散混沌系统中的应用

  4. 基于差分进化算法的自动...

  5. 基于混沌的图像加密通信...

  6. MPS模块化生产系统的开发及研究+PLC梯形图

  7. HFSS的SIR微带带通滤波器设计

  8. 十二层带中心支撑钢结构...

  9. 河岸冲刷和泥沙淤积的监测国内外研究现状

  10. 当代大学生慈善意识研究+文献综述

  11. 中考体育项目与体育教学合理结合的研究

  12. 杂拟谷盗体内共生菌沃尔...

  13. 电站锅炉暖风器设计任务书

  14. 大众媒体对公共政策制定的影响

  15. 酸性水汽提装置总汽提塔设计+CAD图纸

  16. java+mysql车辆管理系统的设计+源代码

  17. 乳业同业并购式全产业链...

  

About

751论文网手机版...

主页:http://www.751com.cn

关闭返回