菜单
  

    (6)芯片封装
        为使佩戴方便,需要选择合适的封装,这样能够减小电路板的面积,让系统小型化,STM32F103RE芯片为64引脚的LQFP64封装,如图2.2所示,完全可以满足本系统的要求。
     
    图2.2  STM32F103RE  LQFP64管脚图
    2.2.2  微处理器外围电路设计
    (1)时钟电路设计
    启动时,系统时钟进行选择,复位时,内部8MHz的RC振荡器被选为默认的CPU时钟,随后可以选择外部的4~16MHz时钟;当外部时钟失效时,它将被隔离,同时会产生相应的中断[9]。同样,在需要时可以采取对PLL时钟完全的中断管理(如当一个外接的振荡器失效时)。系统时钟具有多个预分频器,用于配置AHB的频率、高速APB(APB2)和低速APB(APB1)区域。AHB和高速APB的最高频率是72MHz,低速APB的最高频率为36MHz。图2.3为设计的时钟电路。
  1. 上一篇:ZigBee基于地感线圈的智能车流量检测系统设计+电路图
  2. 下一篇:竖井挖掘系统PLC软件设计+流程图
  1. 基于中频信号的家用治疗...

  2. 基于嵌入式技术的智能家...

  3. 基于FPGA竞赛系统设计+程序

  4. Matlab基于前馈控制的加热炉温度控制系统设计

  5. MEMS基于SHARC型DSP的组合导航算法实现

  6. MSP430无线传感器网络的家...

  7. 基于LabVIEW的车牌图像识别技术研究

  8. 河岸冲刷和泥沙淤积的监测国内外研究现状

  9. 十二层带中心支撑钢结构...

  10. 中考体育项目与体育教学合理结合的研究

  11. 杂拟谷盗体内共生菌沃尔...

  12. 电站锅炉暖风器设计任务书

  13. 当代大学生慈善意识研究+文献综述

  14. java+mysql车辆管理系统的设计+源代码

  15. 大众媒体对公共政策制定的影响

  16. 乳业同业并购式全产业链...

  17. 酸性水汽提装置总汽提塔设计+CAD图纸

  

About

751论文网手机版...

主页:http://www.751com.cn

关闭返回