P0_7 12 数字I/O 端口0.7
P1_0 11 数字I/O 端口1.0-20-mA 驱动能力
P1_1 9 数字I/O 端口1.1-20-mA 驱动能力
P1_2 8 数字I/O 端口1.2
P1_3 7 数字I/O 端口1.3
P1_4 6 数字I/O 端口1.4
P1_5 5 数字I/O 端口1.5
P1_6 38 数字I/O 端口1.6
P1_7 37 数字I/O 端口1.7
P2_0 36 数字I/O 端口2.0
P2_1 35 数字I/O 端口2.1
P2_2 34 数字I/O 端口2.2
P2_3 33 数字I/O 模拟端口2.3/32.768 kHz XOSC
P2_4 32 数字I/O 模拟端口2.4/32.768 kHz XOSC
RBIAS 30 模拟I/O 参考电流的外部精密偏置电阻
RESET_N20 数字输入 复位,活动到低电平
RF_N26 RF I/O RX 期间负RF 输入信号到LNA
RF_P 25 RF I/O RX 期间正RF 输入信号到LNA
XOSC_Q1 22 模拟I/O 32-MHz 晶振引脚1或外部时钟输入
XOSC_Q2 23 模拟I/O 32-MHz 晶振引脚2
3.1.3 功能介绍
RF/布局
适应2.4-GHz IEEE 802.15.4 的RF收发器
极高的接收灵敏度和抗干扰性能
可编程的输出功率高达4.5 dBm
只需极少的外接元件
只需一个晶振,即可满足网状网络系统需要
6-mm×6-mm的QFN40封装
适合系统配置符合世界范围的无线电频率法规:ETSI EN 300 328 和EN 300440(欧洲),FCC CFR47 第15 部分(美国)和ARIB STD-T-66(日本)
低功耗
主动模式RX(CPU 空闲):24 mA
主动模式TX 在1dBm(CPU 空闲):29mA
供电模式1(4μs 唤醒):0.2 mA
供电模式2(睡眠定时器运行):1μA
供电模式3(外部中断):0.4 μA
宽电源电压范围(2 V–3.6 V)
微控制器
优良的性能和具有代码预取功能的低功耗8051 微控制器内核
32、64或128KB的系统内可编程闪存
- 上一篇:MATLAB基于试验设计的模糊控制器设计仿真
- 下一篇:Matlab水处理在线加药系统控制器设计与仿真
-
-
-
-
-
-
-
电站锅炉暖风器设计任务书
乳业同业并购式全产业链...
中考体育项目与体育教学合理结合的研究
杂拟谷盗体内共生菌沃尔...
酸性水汽提装置总汽提塔设计+CAD图纸
当代大学生慈善意识研究+文献综述
java+mysql车辆管理系统的设计+源代码
河岸冲刷和泥沙淤积的监测国内外研究现状
十二层带中心支撑钢结构...
大众媒体对公共政策制定的影响