AGND管脚上的电容值可以从220nF上升到1Uf.电容越大将越明显的减小接受噪音。AGND电压可以通过外部电容内部的2KΩ的电阻进行滤波。
EM4095不限制ANT驱动器发出的电流值。这两个输出上的最大绝对值是300mA。对天线谐振回路的设计应该是最大的尖峰电流不超过250mA。如果天线的品质因数很高,这个值可能超过,则必须通过串联电阻加以限制。
增加CDC2电容值,将增加接收带宽,进而增加些吧信号的接收增益。CDC2的推荐范围是6.8nF到22nF。CDEC为33nF到220nF。电容值越高,开始上升时间越长。
FCAP引脚上的偏置电压。这个偏置电压补偿了外部天线驱动器引起的相位偏移。这样的相位偏移会导致锁相环子不是天线回路串联谐振频率的频率上工作。为了读头回路正常操作,这个偏置电压需要根据天线的品质因数和输出部分的滞后来进行调节。在使用高品质因数天线回路并且增强器必须而且重要的应用产品中,会出现这样的对相位的偏移的补偿。所以这些回路比其他电路对在错误频率上工作更加敏感。尽管使用了外部解调器。天线信号仍然要进入EM4065.因为他它要做为锁相环的参考信号。要使用的一个电容分压来减小来自天线的高电压。电阻分压会加重由于输入电容带来的相移效应。
在EM4095BOOSTER CUIRCUIT中,一个高压NMOS三极管隔离了调制时候的放电路径。所有操作点受到了保护。控制NMOS门的信号必须与MOD信号同步设为低电平,只有在天线上的振幅调制之后恢复后该信号才可以置高电平。对于高品质因数的天线,天线上的电压较高,读取灵敏性被电容分压器的解调灵敏性限制。通过使用外部检测回路可以提高读取灵敏性。输入取自天线的高压端,直接送入CDEC_IN引脚。可是,PLL锁定仍需要电容分压器。
射频卡本身不带电源,是通过负载调制的方式耦合到应用终端的天线上,需要从EM4O95发送的射频信号中提取能量,所以在读取射频卡数据时,EM4095要连续发射射频载波信号。射频卡内有一个LC串联谐振电路,其谐振频率与射频载波频率一致,在电磁波的激励下,LC谐振电路产生共振,从而产生感应电势,当电量累积到一定数量时,就可以作为电源为电路提供工作电压,将卡内信息发送出去。EM4095通过天线接收射频卡发回的信号,并对接收的信号解调,从而得到射频卡中的信息。然后把信息发送给单片机,由单片机按照射频卡的无线通信协议对数据解码、保存或者通过串口传给上位机进行处理。
图4读卡器工作原理流程图
3.1.2 射频读卡器的电路设计
本文设计的读卡器用于电光缆信息识别的手持终端设备中,工作频率为134.2 kHz。图5是读卡器的电路原理图。
图5 读写器电路原理图
单片机ATmega88负责接收上位机的指令,驱动EM4095以及对EM4095发回的数据进行Biphase解码、校验,向上位机发送卡号。单片机ATmega88的PC2,PD7引脚控制EM4095的工作模式,EM4095解调后的数据输出给单片机的PB0引脚,此引脚具有输入捕获功能。有关单片机ATmega88的详细介绍如下:
ATmega88是基于AVR增强型RISC结构的低功耗8位CMOS微控制器。由于其先进的指令集以及单时钟周期指令执行时间, ATmega88 的数据吞吐率高达1 MIPS/MHz,从而可以缓减系统在功耗和处理速度之间的矛盾。AVR 内核具有丰富 的指令集和32 个通用工作寄存器。所有的寄存器都直接与算术逻辑单元(ALU) 相连接,使得一条指令可以在一个时钟周期内同时访问两个独立的寄存器。这种结构大大提高了代码效率,并且具有比普通的CISC 微控制器最高至10 倍的数据吞吐率。 ATmega88有如下特点: 8K字节的系统内可编程Flash(具有在编程过程中还可以读的能力,即RWW), 512 字节 EEPROM, 1K字节 SRAM,23 个通用I/O 口线, 32 个通用工作寄存器,三个具有比较模式的灵活的定时器/ 计数器(T/C), 片内/ 外中断,可编程串行USART,面向字节的两线串行接口,一个SPI 串行端口,一个 6 路10 位ADC (TQFP 与MLF 封装的器件具有8 路10 位ADC), 具有片内振荡器的可编程看门狗定时器,以及五种可以通过软件选择的省电模式。空闲模式时CPU 停止工作,而SRAM、T/C、USART、两线串行接口、SPI 端口以及中断系统继续工作;掉电模式时晶体振荡器停止振荡,所有功能除了中断和硬件复位之外都停止工作,寄存器的内容则一直保持;省电模式时异步定时器继续运行,以允许用户文持时间基准,器件的其他部分则处于睡眠状态; ADC 噪声抑制模式时CPU 和所有的I/O 模块停止运行,而异步定时器和ADC 继续工作,以减少ADC 转换时的开关噪声; Standby 模式时振荡器工作而其他部分睡眠,使得器件只消耗极少的电流,同时具有快速启动能力。ATmega48/88/168 是以Atmel 的高密度非易失性内存技术生产的。片内 ISP Flash 可以通过SPI 接口、通用编程器,或引导程序进行多次编程。引导程序可以使用任意接口将应用程序来下载到应用Flash 存储区。在更新应用Flash 存储区时引导程序区的代码继续运行,从而实现了FLASH 的RWW 操作。 通过将8 位RISC CPU 与系统内可编程的Flash 集成在一个芯片内, ATmega88为许多嵌入式控制应用提供了灵活而低成本的方案。
- 上一篇:51单片机公交车语音播报及显示系统设计+流程图+源码
- 下一篇:51单片机八音阶电子琴设计+流程图+程序代码
-
-
-
-
-
-
-
河岸冲刷和泥沙淤积的监测国内外研究现状
java+mysql车辆管理系统的设计+源代码
十二层带中心支撑钢结构...
中考体育项目与体育教学合理结合的研究
当代大学生慈善意识研究+文献综述
电站锅炉暖风器设计任务书
酸性水汽提装置总汽提塔设计+CAD图纸
乳业同业并购式全产业链...
杂拟谷盗体内共生菌沃尔...
大众媒体对公共政策制定的影响