1.2.2 单片机的基本结构
运算器由运算部件——算术逻辑单元(Arithmetic & Logical Unit,简称ALU)、累加器和寄存器等几部分组成。ALU的作用是把传来的数据进行算术或逻辑运算,输入来源为两个8位数据,分别来自累加器和数据寄 存器。ALU能完成对这两个数据进行加、减、与、或、比较大小等操作,最后将结果存入累加器。例如,两个数6和7相加,在相加之前,操作数6放在累加器 中,7放在数据寄存器中,当执行加法指令时,ALU即把两个数相加并把结果13存入累加器,取代累加器原来的内容6。
控制器由程序计数器、指令寄存器、指令译码器、时序发生器和操作控制器等组成,是发布命令的“决策机构”,即协调和指挥整个微机系统的操作。
主要寄存器——累加器A是微处理器中使用最频繁的寄存器。在算术和逻辑运算时它有双功能:运算前,用于保存一个操作数;运算后,用于保存所得的和、差或逻辑运算结果;数据寄存器DR通过数据总线向存储器和输入/输出设备送(写)或取(读)数据的暂存单元。它可以保存一条正在译码的指令,也可以保存正在送往存储器中存储的一个数据字节等等;指令寄存器是用来保存当前正在执行的一条指令。当执行一条指令时,先把它从内存中取到数据寄存器中,然后再传送到指令寄存器。当系统执行给定的指令时,必 须对操作码进行译码,以确定所要求的操作,指令译码器就是负责这项工作的。其中,指令寄存器中操作码字段的输出就是指令译码器的输入;地址寄存器AR用于保存当前CPU所要访问的内存单元或I/O设备的地址。由于内存与CPU之间存在着速度上的差异,所以必须使用地址寄存器来保持地址信息,直到内存读/写操作完成为止。源.自/751·论\文'网·www.751com.cn/
1.3 课题研究主要内容
采用单片机与相结合的方法,将相位信息的测量转换为脉冲宽度的测量,结合少量的数字逻辑电路,完成数字式相位计的电路设计和软件设计,实现相位的测量。以Proteus为工具,完成软硬件的联合调试。
基本要求:
1. 通过简单的数字电路设计完成正弦波到方波的转化并对其进行相位位移;
2. 通过了解掌握单片机的工作原理,设计电路完成对相位差转化量的计数;
3. 通过掌握单片机C语言或者汇编语言的编译,通过平台完成对所计数的运算及显示;
4. 通过改变输入信号频率及相位位移网络的参数,仿真模拟此时相位差的变化。